• ECTS

    3 crédits

  • Composante

    Faculté des Sciences

Description

- Synthèse de contrôleur.

- Synthèse robuste et gestion d’aléas.

- Représentation et synthèse de machines synchrones.

- Langage de description/synthèse.

- Les base du langage VHDL (entité, architecture, …).

- Descriptions comportementales et structurelles.

- Simulation (Testbench).

- Les circuits reprogrammables (CPLD, FPGA).

Lire plus

Objectifs

- Maîtriser la représentation par graphe d’état d’un système.

- Synthétiser un graphe d’état (avec la notion de robustesse et de gestion des aléas)

- Rendre l’étudiant capable d’utiliser un langage de description de haut niveau (VHDL) pour décrire un circuit/système.

- Maîtriser le flot de programmation des circuits programmables (Utilisation de l’outil Vivado de Xilinx).

Lire plus

Pré-requis nécessaires

Logique combinatoire et séquentielle.

Lire plus

Informations complémentaires

CM : 12h

TP : 15h

Lire plus